- Nauja

Pradžia - vasario mėn.
Mokymosi būdas: hibridinis, su grupe.
Vieta: Plytinės g. 25, Vilnius
Studijų dalyko aprašas
Elektroninių sistemų projektavime įgyjamos žinios apie elektroninių sistemų projektų planavimą, analizę, kūrimą, patikrą ir kokybės užtikrinimą gamyboje apimant visą elektroninės sistemos gyvavimo ciklą. Taip pat įgyjamos žinios apie skaitmeninių ir analoginių elektroninių sistemų sąveikumą, bei apie skaitmeninių ir/ar analoginių sistemų analizę ir projektavimą. Studentai privalo atlikti visus numatytus laboratorinius darbus. Studentai numatytu tvarkaraštyje metu privalo dalyvauti ne mažiau kaip 80 proc. laboratorinių darbų ir ne mažiau kaip pusę teorinių paskaitų.
Tikslas įgyti žinių apie elektroninių sistemų projektavimo būdus ir priemones, apie skaitmeninių ir analoginių sistemų sąveikumą, bei skaitmeninių ir/ar analoginių sistemų projektavimą.
Numatomi studijų rezultatai: gebės teoriškai suprasti elektroninių sistemų projektavimo technologijas bei mokės įgytas žinias taikyti įvairios prigimties signalams apdoroti. Gebės vertinti ir interpretuoti analogiškas kompiuterizuotas elektronines sistemas ir jų programinę įrangą, literatūroje ar kituose šaltiniuose nurodytus ir tyrimų metu gautus duomenis jų svarbos požiūriu. Gebės sujungti į visumą skirtingų studijų krypčių žinias, reikalingas projektuojant ir tiriant elektronines sistemas, parinkti tinkamus sistemos komponentus ir suderinti šių komponentų tarpusavio sąveiką.
Dalyko apimtis - magistrantūros 6 kreditų studijų dalykas.
Dalyko turinys
Paskaitų temos:
Įvadas
Elektroninės sistemos projekto planavimas
Elektroninės sistemos analizė
Elektroninės sistemos projektavimas
Elektroninės sistemos įgyvendinimas
Sistemos gyvenimo ciklo priežiūra
Skaitmeninės sistemos projektavimas taikant FPGA
Laboratorinių darbų sąrašas:
Gantt diagramos, laiko planavimas, užduočių formulavimas: Struktūrinis ir Agile, Scrum metodai
Reikalavimų analizė, kokybės analizė, sąsajų nustatymas, projektavimo strategijos sudarymas
Projektavimo įrankiai ir standartai
Elektroninių sistemų įgyvendinimo įrankiai ir testavimas
Elementarių loginių sistemų projektavimas taikant FPGA
Elementarių loginių funkcijų aprašymas taikant VHDL/Verilog
Periferijos valdymas taikant FPGA
UART duomenų perdavimo protokolas
Sėkmingai baigus studijų dalyką bus išduota Studijų pažyma, įskaitoma bet kurioje aukštojoje mokykloje.
Pradžia - rugsėjo mėn. Mokymosi būdas: hibridinis, su grupe. Vieta: Plytinės g. 25, Vilnius
Pradžia - rugsėjo mėn. Mokymosi būdas: kontaktinis, su grupe. Vieta: Plytinės g. 25, Vilnius
Pradžia - rugsėjo mėn. Mokymosi būdas: hibridinis, su grupe. Vieta: Plytinės g. 25, Vilnius
Pradžia - rugsėjo mėn. Mokymosi būdas: hibridinis, su grupe. Vieta: Plytinės g. 25, Vilnius
Pradžia - vasario mėn. Mokymosi būdas: kontaktinis, su grupe. Vieta: Plytinės g. 25, Vilnius
Pradžia - rugsėjo mėn. Mokymosi būdas: kontaktinis, su grupe. Vieta: Plytinės g. 25, Vilnius
Pradžia - rugsėjo mėn. Mokymosi būdas: hibridinis, su grupe. Vieta: Plytinės g. 25, Vilnius
Pradžia - vasario mėn.
Mokymosi būdas: hibridinis, su grupe.
Vieta: Plytinės g. 25, Vilnius